Vai al contenuto principale

Tipi di processore

I tipi di processore prendono il nome dalle caratteristiche tecnologiche generali che ne definiscono la costruzione, composte dalla famiglia e dalla revisione. La famiglia (ad esempio, Heron) indica la dimensione e la scala dei circuiti realizzabili sul chip: è determinata principalmente dal numero di qubit e dal grafo di connettività. Le revisioni (ad esempio, r3) sono varianti di progettazione all'interno di una determinata famiglia, che spesso portano a miglioramenti delle prestazioni o a compromessi diversi.

Gate e operazioni native

Per trovare i gate e le operazioni native di un backend, usa questo codice. Puoi consultare tutti i gate e le operazioni native in questa tabella.

Man mano che vengono aggiunte nuove famiglie di processori, quelle più vecchie vengono ritirate. Consulta la sezione Famiglie di processori ritirate per saperne di più.

Nighthawk​

Icona del processore Nighthawk

Con una topologia a griglia, Nighthawk sfrutta lo stack tecnologico di Heron (accoppiatori, distribuzione del segnale e coerenza) con una connettività aumentata per carichi di lavoro applicativi più impegnativi.

Revisioni

r1 (dicembre 2025) La prima versione di Nighthawk, con 120 qubit.

Heron​

Icona del processore Heron

Con 156 qubit, Heron è un aggiornamento di dimensioni Eagle rispetto a Egret, che incorpora innovazioni sostanziali nella distribuzione del segnale già introdotte in Osprey. I segnali necessari per il controllo rapido e ad alta fedeltà a due qubit e a singolo qubit vengono trasmessi tramite cablaggio flessibile ad alta densità.

Revisioni

r3 (luglio 2025) Heron r3 è il risultato di miglioramenti produttivi mirati che incidono direttamente sulla coerenza, sulla fedeltà dei gate e sulle prestazioni di lettura.

r2 (luglio 2024) È una revisione del processore Heron originale. Il chip è stato riprogettato per includere 156 qubit in un reticolo esagonale pesante. Pur mantenendo le innovazioni dei processori Heron originali, introduce anche una nuova funzionalità di mitigazione TLS che controlla l'ambiente TLS del chip, migliorando così la coerenza e la stabilità dell'intero chip.

r1 (dicembre 2023) La prima versione di Heron con 133 qubit.